Все доступные журналы
Общий список журналов сайта Кафедра математической кибернетики. Вы можете отфильтровать результаты по типу журнала, имени участника (учитывается регистр) или затронутой странице (также учитывается регистр).
(новейшие | старейшие) Просмотреть (50 более новые | 50 более старые) (20 | 50 | 100 | 250 | 500)- 08:09, 29 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 10.pdf» (обновлённая чуть урезанная версия)
- 19:55, 28 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Lecture Verification 9.pdf» (поправлен баг в определении оператора U в TCTL)
- 11:09, 22 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Lecture Verification 9.pdf» (обновлённая и урезанная версия)
- 15:38, 10 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 19.pdf» (поправлены опечатки)
- 15:38, 10 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 18.pdf» (поправлены опечатки)
- 15:37, 10 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 17.pdf» (опечатки поправлены)
- 00:24, 10 ноября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 19.pdf» (языки описания схем. блок 19. verilog: реализация управляющего автомата)
- 23:04, 9 ноября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 18.pdf» (языки описания схем. блок 18. немного синтаксического сахара в Verilog)
- 20:41, 9 ноября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 17.pdf» (языки описания схем. блок 17. как спроектировать управляющий автомат)
- 17:07, 3 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 8.pdf» (подчищено для второго круга проведения курса)
- 13:47, 3 ноября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl isa macros.zip» (языки описания схем. макроопределения для удобной работы с модельной архитектурой системы команд)
- 13:46, 3 ноября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl sa macros.zip» (языки описания схем. макроопределения для более удобной работы с модельной архитектурой системы команд)
- 10:03, 3 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 7.pdf» (поправлена куча опечаток)
- 22:53, 2 ноября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 7.pdf» (супер-пупер новая версия)
- 21:11, 31 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Lecture Verification 7.pdf» (переиначен рассказ о табличном алгоритме + мелкие стилистические правки)
- 19:00, 30 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Prac 318 labyrinth.pdf» (поправлена пара опечаток)
- 01:41, 27 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 16.pdf» (блок 16. модельный процессор: операционный автомат, комбинационный управляющий автомат)
- 01:40, 27 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 15.pdf» (языки описания схем. блок 15. как спроектировать операционный автомат)
- 16:17, 25 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Prac 318 labyrinth.pdf» (поправлена неточность в критериях оценки (очевидно, тривиальные случаи не оцениваются))
- 19:21, 23 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Prac 318 labyrinth.pdf»
- 15:50, 23 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Prac 318 labyrinth.pdf» (практикум для группы 318. первое задание практического блока: робот в лабиринте.)
- 00:51, 20 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 14.pdf» (языки описания схем. блок 14: понятия операционного и управляющего автоматов)
- 22:11, 19 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 13.pdf» (языки описания схем. блок 13: немного о стандарте синтеза)
- 16:43, 18 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 4.pdf» (поправлена пара неточностей)
- 21:14, 17 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 5.pdf» (немного некритичных исправлений)
- 18:19, 17 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 4.pdf» (супер-пупер обновление обзора)
- 19:10, 13 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 12.pdf» (исправлена ошибка в отсылке к архитектуре фон неймана)
- 12:27, 13 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 11.pdf» (исправлены опечатки)
- 10:13, 13 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 12.pdf» (языки описания схем. блок 12. процессор: основные функциональные блоки)
- 10:12, 13 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 11.pdf» (языки описания схем. блок 11: что такое процессор; архитектура системы команд)
- 11:31, 11 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 1.pdf» (исправлена некритичная опечатка в домашнем задании)
- 23:13, 5 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 10.pdf» (языки описания схем. блок 10: практика verilog)
- 23:13, 5 октября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 09.pdf» (языки описания схем. блок 9: функциональная симуляция)
- 13:53, 1 октября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 08.pdf» (поправлена еще одна опечатка)
- 16:56, 29 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 08.pdf» (поправлены опечатки)
- 09:47, 29 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 3.pdf» (убран слайд "домашнее задание")
- 09:44, 29 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 3.pdf» (дополнен темами, не успевшимися на семинаре 2. изменено оформление.)
- 09:44, 29 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 2.pdf» (урезан согласно фактически разобранному, исправлены опечатки)
- 01:53, 29 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 08.pdf» (языки описания схем, блок 8. verilog: базовый синтаксис)
- 01:52, 29 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl lecture 07.pdf» (неверная лекция. языки описания схем, блок 7. asic и плис)
- 01:37, 29 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 07.pdf» (языки описания схем, блок 7. базовый синтаксис verilog)
- 16:13, 28 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Hdl task part1.pdf» (важное уточнение: "процессор" -> "однотактовый процессор")
- 22:41, 27 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl task part1.pdf» (первая часть основного задания по курсу "Языки описания схем")
- 07:57, 27 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 2.pdf» (2017 год, новое оформление, поправленные опечатки)
- 16:02, 25 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 06.pdf»
- 14:47, 23 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 05.pdf» (языки описания схем. блок 5 (модули, шины, регистры, rtl))
- 21:40, 15 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 04.pdf» (языки описания схем. блок 4 (последовательные схемы, тактовый сигнал))
- 21:38, 15 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Hdl lecture 03.pdf» (языки описания схем. блок 3 (комбинационные схемы))
- 10:30, 13 сентября 2017 PodymovVV (обсуждение | вклад) загружена новая версия «Файл:Seminar Verification 1.pdf» (новая нотация (согласно новому варианту лекций) и исправленные опечатки)
- 19:46, 11 сентября 2017 PodymovVV (обсуждение | вклад) загрузил «Файл:Prac-318-git-task-tree.pdf» (практикум 318 группы, осенний семестр, дерево коммитов для задания по git)